一、COFDM传输系统IFFT/FFT算法研究与FPGA实现(论文文献综述)
马淑香[1](2021)在《基于软件无线电平台的数传发射机设计与实现》文中指出本文着眼于无人机高清视频无线传输技术。在系统仿真的基础上,基于软件无线电平台研制了DVB-T标准的数传发射原理验证单机。系统测试结果表明,验证单机方案可行,性能指标满足设计要求。针对无人机传输环境的复杂性和对传输质量的要求,本文系统设计采用DVB-T(地面数字电视广播)标准。DVB-T采用编码正交频分复用(COFDM)作为调制方式,该调制技术频谱利用率高,在对抗频率选择性衰落,对抗平坦性衰落及多普勒频移等方面具有明显优势。搭建的原理验证单机以AD9361作为射频前端,以AX7350作为基带处理单元,具有灵活性好、功能扩展性强、可靠性高、应用范围广的特点。本文以基于软件无线电平台的数传发射机系统实现为研究内容,包括基带和射频两部分。基带部分的主要工作为:设计了DVB-T标准中能量扩散、外编码、外交织、内编码、内交织、星座映射、组帧、IFFT调制和保护间隔插入模块的实现方案,并完成了算法及时序仿真。最后在FPGA平台上完成了板级验证。射频部分的主要工作为:进行了基带与射频部分通信接口的优化设计,实现了AD9361软件无线电模块与AX7350开发板之间的实时数据传输,并产生了正交信号和QPSK的已调波信号。相对于传统的方法,该设计减少了FPGA资源的消耗,增强了调制平台的通用性和可移植性。论文使用Verilog语言实现了各个模块的功能,并在Matlab及Vivado开发环境中完成了各模块的仿真验证。系统调试结果表明,论文研制的数传发射机符合标准,EVM(误差向量幅度)较小,能够稳定可靠地传输数据,可为无人机的无线视频传输提供技术支撑。
陈颖[2](2020)在《OFDM系统时频同步算法的研究与实现》文中进行了进一步梳理4G网络已基本可以满足人们现阶段的通信需求,但随着万物互联时代的到来,人们对信息交换速率要求越来越高,因此具备高速率,低时延,大容量等特点的5G技术得到社会的广大关注,逐渐从研发走向商用。目前,OFDM(Orthogonal Frequency Division Multiplexing)技术被认为是一种实现数据高效传输的有效手段,而同步是任何通信系统都需要解决的实际问题,因此OFDM同步技术得到业界广泛关注。首先,本文对传统同步算法进行了全面深入地研究,详细地介绍了不同类型的定时同步算法和频率同步算法,并分析了各类算法的性能。其次,针对定时对频偏敏感这一问题,本文提出了一种基于ZC序列的时频同步算法。该算法设计了一种共轭重复前导结构,利用训练序列的移位关系,在定时同步完成的同时能估计出整数倍频偏,简化了同步流程且提升了同步性能。接着,针对传统同步算法计算复杂度高的问题,本文提出了一种基于分段式 CAZAC(Constant Envelope Zero Auto Correlation)序列的时域同步方法。该算法设计了一个共轭对称前导结构,仅利用一个符号长度就完成了整个同步过程,有效降低了计算复杂度,同时兼顾了算法性能。再者,论文依据IEEE802.11a协议标准提出了 OFDM系统的同步实现方案,给出了系统参数,子模块划分以及改进前导结构。基于模块化思想设计了帧同步,符号同步,载波同步以及OFDM解调4个模块,并详细地介绍了各模块在整体方案中的功能,设计原理和逻辑结构。最后,利用Modelsim对每个模块设计方案的功能进行仿真,给出了综合实现后的RTL级电路结构和时序仿真图,结果证明了设计的合理性和正确性。
李渊[3](2020)在《基于FPGA的OFDM视频传输系统的设计与实现》文中研究说明随着5G开始投入商用,人工智能、云计算、大数据等各个领域的协同发展,开启了一个泛在连接的物联网时代。在目前一些需要嵌入式设备的物联网场景中,大都需要视频业务的传输,如智慧交通、智能家居、智慧医疗等。由于视频传输业务的需求特点,不少研究聚焦于相关物理层、链路层等方面,试图解决视频业务爆发式增长而带来的各种问题。对于嵌入式设备的视频传输业务,需要在接收端实时接收发送端的信息。然而,视频传输带宽大、信道条件复杂、嵌入式设备算力不足、设备的电源续航能力较差,这些都对视频传输系统提出了要求。因此,本文针对视频业务的传输特点进行研究,有效分析和获取较佳的系统参数,使得在嵌入式场景中能够有效收发视频信息。本文主要从以下四个方面进行了研究:第一,针对视频传输信道条件复杂的问题,采用正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)技术作为传输手段,可以有效对抗多径干扰。首先设计了有效的传输系统框架,对OFDM传输系统中的关键技术进行了介绍,包括定时同步、频率同步、信道均衡等。第二,针对嵌入式设备中电源续航能力不足的问题,本文对定时同步算法进行分析。本文研究了经典算法的硬件空时效率。由于空时效率一定程度上可以反映硬件的功耗情况,所以本文就降低算法硬件空时效率提出了优化方法。本文在设计同步方式时采用了两次同步,使得本文算法在极端信噪比条件下的同步性能表现优异。首先在粗同步中简化了定时函数,其次在精同步中,引入了量化函数,有效降低了因定时同步函数中的相关运算而带来的乘法器使用,从而降低了硬件开销。本文在MATLAB中对定时精度进行了仿真,验证算法性能,仿真结果表明该方法在信噪比小于0d B时,仍然有良好的同步性能。之后,本文就硬件资源消耗与传统算法进行对比,可提高约40%的硬件空时效率。第三,本文对整个系统进行了仿真分析。整个系统可以分为视频处理部分、OFDM调制解调部分以及无线收发部分。OFDM调制解调部分通过Modelsim仿真分析,显示其能正确实现调制解调功能;视频处理部分采用乒乓缓存,有效降低视频卡顿问题;为了实现无线收发,本文又设计了一种参数配置及数据收发接口控制模块,将FPGA产生的基带信号送入射频芯片,该模块可以过PC串口实时回读射频芯片的工作状态。第四,借助MATLAB分析系统的误码性能、通过Xilinx ISE综合工具分析了系统的硬件资源占用、时序以及功耗情况,将分析结果与项目指标进行对比,验证了本系统达到项目要求。最后部分,本文搭建了完整的硬件平台,用在线逻辑分析仪对板上信号进行抓取分析,结果表明,FPGA内部信号与仿真结果一致,满足设计需要。
唐瑶[4](2020)在《兼容DAB和CDR的OFDM解调电路研究与设计》文中指出模拟广播数字化是必然趋势。目前国内存在中国数字音频广播(Digital Audio Broadcast,DAB)和中国数字广播(China Digital Radio,CDR)两个行业标准,二者互有优劣,可能会长期共存。研发可同时支持两个系统的基带解调芯片,对发展数字广播接收终端十分重要。DAB和CDR解调芯片的核心电路均采用正交频分复用(Orthogonal Frequency Division Multiplex,OFDM)技术,但二者在载波数量、载波间隔、符号持续期等具体配置上又存在显着差异。本文针对DAB和CDR标准中OFDM调制的特点,设计多点参数运算的多模式可配置快速傅里叶变换(Fast Fourier Transform,FFT)处理器,以此为核心,设计兼容DAB和CDR的OFDM解调电路,并在现场可编程门阵列(Field-Programmable Gata Array,FPGA)验证。论文的主要内容如下:1.对OFDM解调原理进行分析,研究OFDM解调关键运算模块FFT电路的各类算法及硬件实现方法。考虑到芯片面积和成本,以及DAB和CDR对解调时间的要求,选择优化后的基-2/4混合基算法。2.针对OFDM系统核心功能的多模式可变点数FFT电路的运算需求,混合基算法采用流水线R2SDF及R22SDF结构,通过控制器配置不同数目蝶形单元实现可变点数的FFT运算,同时通过复用加法器和乘法器节约硬件资源。3.利用Modelsim进行时序仿真,结果表明:在DAB模式下,电路最高只需在4 MHz工作频率即可满足解调运算需求,256/512/1024/2048点OFDM解调时间分别约为0.12/0.25/0.51/1.02ms;在CDR模式下,电路最高只需0.2MHz工作频率即可满足解调运算需求,128/256点OFDM解调时间分别为1.27/2.55 ms。基于Xilinx Artix-7 XC7A35T进行综合,结果表明:本设计消耗寄存器2394个,12个RAM,查找表5800个,乘法器20个。采用中芯国际130nm工艺进行综合,最终电路有效面积0.475 mm2,在4MHz系统时钟下,功耗约0.77 m W,在0.4 MHz工作频率下,功耗约0.04 m W,具有功耗低、运算模式多的优势。
杨华卿[5](2020)在《短波多通道分集合并系统中FPGA模块的设计与实现》文中进行了进一步梳理短波通信因具有设备成本低、灵活性高、通信距离远、抗摧毁能力强等一系列显着优点,使其在各种通信方式不断涌现的今天仍有重要作用。在短波通信系统中,短波信道是典型的时变信道,这使得信号在传播的过程中会受到多径效应和衰落的严重影响,产生失真,从而降低通信质量。而分集合并技术是对抗多径衰落最有效的方式之一,均衡技术是消除ISI影响的有效方法。本文主要介绍了短波多通道分集合并系统中的同步捕获技术、分集合并技术、均衡技术和数字AGC技术,重点研究了相应FPGA模块的设计实现。首先,在实验室已有同步捕获技术研究的基础上,结合短波多通道分集合并系统设计方案的需求,给出了一种基于FFT的滑动相关同步捕获设计方案。重点研究了快速傅里叶变换算法和基于FFT的滑动相关同步捕获算法,并进行了理论推导和性能仿真。同时通过仿真比较给出了一种借助CORDIC算法实现的基于码元幅度自然对数的数字AGC设计方案。然后,详细研究了分集合并技术,先介绍了时间分集、频率分集和空间分集的原理和优缺点,并进行了相互比较,后详细介绍了最大比值合并、最佳选择合并和等增益合并的原理和性能,并分别仿真分析了性能和复杂度,给出了一种空间或者频率分集的等增益合并方案。同时详细研究了基于迭代思想的频域Turbo均衡,包括基于MMSE准则和基于SIC准则的Turbo均衡。将分集合并与频域Turbo均衡相结合,设计了均衡前合并和均衡后合并的两种方案,并通过对性能仿真、结构复杂度和实现难易程度的比较,选择了综合性能较好的均衡前合并设计方案进行FPGA模块化实现。最后,详细介绍了短波多通道分集合并系统中同步捕获模块、均衡前合并的频域Turbo均衡模块和数字AGC模块的FPGA实现过程,包括设计方案及其各个子模块的整体框架、运算流程、仿真结果和性能误差等。
杨国波[6](2020)在《OFDM系统中高性能FFT ASIC设计》文中研究表明随着5G时代的到来,人类的通信需求的延迟更低,场景更多。5G新基建是我国未来经济建设新风口。5G通信速度越来越快,传输带宽也越来越宽。目前各类通信技术发展中需解决的问题有很多,传输宽带是有限的,如何充分高效地利用有限的频带是一个重要的点。最新的5G NR(new radio)和IEEE802.11ax协议,它们的核心技术是正交频分复用技术(OFDM,Orthogonal Frequency Division Multiplexing),它采用多个频谱相互重叠且相互正交的子载波进行信息传输,与传统的调制方式相比系统中的频谱利用率被提高了。其中FFT处理器是OFDM的计算核心,其运算结果直接关系到OFDM性能。而5G时代对OFDM系统中大点数FFT处理器具有新的要求,如低延时、高信噪比。而目前OFDM系统中大点数FFT处理器具有高延时、低信噪比的低性能,无法满足5G时代的需求。因此大点数低延时且高信噪比的高性能FFT处理器的研究对OFDM系统的设计和优化具有重要意义。本文首先介绍了OFDM系统的基本原理和经典架构,通过MATLAB软件仿真了OFDM发射和接收部分,同时分析了OFDM中FFT的需求,对FFT进行了定点仿真。设计了一种OFDM系统中高性能FFT ASIC(专用集成电路,Application Specific Integrated Circuit),可完成4096点的定点FFT运算,通过对比不同算法复杂度及硬件结构对性能的影响,采用了按频率抽取的基8 FFT算法和递归架构来实现该处理器。对FFT电路实现划分为6个子模块:计数控制模块、状态控制模块、地址产生模块、蝶形计算模块、旋转因子寻址模块以及改进的可变位宽模块。设计中首先对传统递归架构进行了改进,使用了7个ROM来存储旋转因子,使蝶形运算在1个周期完成,使蝶形运算不再空置。在对完成基8运算,进行了自适应整体截位方法的可变位宽单元设计,它是结合了截低位和高位饱和算法,在使用了自适应整体截位设计后信噪比达到46.3112d B,相对于截取低位算法和高位饱和算法得到的信噪比更高,双口RAM逻辑资源节省了42.9%。完成了子模块功能仿真。通过fixed定点C的FFT函数出来的结果和本设计的FFT处理器的结果输出进行对比,测试了RTL功能仿真,验证了其正确性。为了证明本设计的高性能指标,低延时和高信噪比。通过功能仿真延时结果与普通递归架构、相关文献比较,延迟2096个cycle相对较优,验证了低延时。在频率为100MHz的FPGA上运行时间为102.88?s。把RTL测试结果与MATLAB浮点函数FFT进行对比,在正弦波15MHz频点,150MHz采样率的单个加噪声的正弦波的情况下信噪比为53.98d B;在1200振幅宽带信号的情况下信噪比为44.68d B,性能较好,验证了高信噪比。通过synopsys的Design Compiler进行逻辑综合和静态时序分析(STA,Static Timing Analysis),最后得到的面积为0.46mm2,功耗为95.03m W且满足STA的要求,验证了低面积和可行性。实验结果表明,本文设计的OFDM系统中高性能FFT处理器在延时上,信噪比上都满足了OFDM系统中高性能FFT处理器的要求。论文提出的OFDM系统高性能FFT ASIC设计,对进一步研究FFT处理器具有重要的意义。
殷越[7](2020)在《光正交频分复用系统中降低IFFT/FFT复杂度的研究》文中研究表明光正交频分复用(O-OFDM)技术融合了光纤通信技术和正交频分复用(OFDM)技术的优点,而逐渐成为一种新兴的光传输技术。随着现场可编程门阵列(FPGA)技术的日益成熟,基于FPGA的O-OFDM的研究也越来越多。由于高传输速率的要求,双带O-OFDM系统更能解决当今人们对高传输速率和大容量的需求。但是,双带O-OFDM系统所带来的系统复杂度与FPGA逻辑资源利用率比单带系统要高得多。特别地,IFFT/FFT模块作为双带O-OFDM系统最核心的模块,整个系统的逻辑资源利用率大多取决于该模块。因此,为了在双带O-OFDM系统中降低IFFT/FFT的逻辑资源利用率可以采用共轭变换算法。该算法在双带O-OFDM系统中可以通过减少一对IFFT/FFT的使用,使得双带系统同单带系统一样,只用分别进行一次IFFT和FFT运算,就可以达到双带信号传输。在本文中,重点是提出并研究基于FPGA的共轭变换的双带O-OFDM系统。在采用IFFT/FFT共轭变换后,可以满足人们对高传输速率的要求的同时,还能降低双带系统的复杂度和FPGA逻辑资源利用率。首先分别通过电路设计出单带系统和普通双带系统,通过对比两系统得出各自的优势。单带系统简单且FPGA逻辑资源利用率比双带系统低大约一半,然而双带系统拥有更高的传输速率。为了综合二者的优点,提出通过共轭变换算法优化系统中的核心模块IFFT/FFT,降低双带系统的逻辑资源利用率。然后分别通过Matlab对该算法进行再次验证,并通过Quartus电路设计和波形仿真,软硬件验证该算法应用于硬件电路中的可行性。最后,将IFFT/FFT的共轭变换应用于32点和64点双带O-OFDM系统中,分别对比32点和64点IFFT/FFT的普通双带系统的误差均方值以及FPGA逻辑资源利用率,验证了将共轭变换应用于双带系统的正确性和可行性。另外,与普通双带系统相比,该共轭变换算法还能降低FPGA逻辑资源利用率40%-50%。
吕冠达[8](2019)在《基于OFDM无线传输的发射机基带设计》文中认为随着社会的进步,人们对无人机应用提出了更高要求,使用无人机高空拍摄并回传存储实时图像成为当前无人机的热门应用。为减轻无人机载荷,对图传系统中图像采集、预处理、编码和调制等信号处理模块进行一体化集成设计成为趋势。本文采用频谱效率高、抗干扰能力强的COFDM技术完成了图传系统调制模块的设计,在完成发射机系统级仿真的基础上做了如下工作:1、描述无线信道衰落情况,剖析OFDM/COFDM技术的基本原理,根据应用场景并参考其他无线网络标准设定本系统的OFDM符号参数及帧结构。2、完成基于OFDM的发射机基带算法的硬件实现,通过在Matlab和FPGA平台上的仿真和对比,验证各单元模块的正确性。3、采用基于正方形的行列交替读写方法改进块交织模块硬件实现方法,该方法相较于“乒乓”操作,在满足相同数据处理能力的情况下节约了14%的系统资源。4、验证基带发射系统的可行性。首先通过分析仿真输出信号的频谱验证基带发射系统的稳定性;接着在Matlab里进行模拟接收,验证波形实现性能,当误码率≤10-6时系统EbN0接近标准QPSK。综合两部分结果验证基带发射系统符合设计指标。
马仕清[9](2019)在《面向信道参数提取的单载波系统并行解调关键技术》文中研究说明随着无线通信行业的迅猛发展,进行通信系统设计和精确描述系统性能所需的信道模型日渐复杂,而基于理论推导的统计模型很难适用所有场景。加之目前主流的信道测量设备较为昂贵,因此,设计一种灵活的信道测量方案用于提取信道特征参数尤为重要。然而,信道测量精度取决于接收机的处理速度,一般处理速度越高,测量精度越高。采用现场可编程门阵列(Field Programmable Gate Array,FPGA)实现时,并行解调技术可突破FPGA器件对处理时钟速率的限制。因此,论文针对单载波高速率并行解调技术中的并行数字滤波和并行频偏估计两个技术展开研究,主要研究成果如下:(1)从时域并行和频域并行入手,分析两种实现方式的计算复杂度和优缺点,并基于频域并行的重叠保留法设计了一种16路并行数字滤波FPGA实现结构。利用滤波器特性和重叠保留法特点对设计的并行实现结构进一步优化,减小其硬件实现复杂度。Matlab仿真结果表明,该方案的误码率曲线与传统串行滤波器运行结果基本一致,与理论QPSK误码率曲线几乎重合,性能损失可忽略。其中,针对涉及到的128点DFT运算,提出一种并行快速傅里叶变换(Fast Fourier Transform,FFT)结构,将128点FFT运算分解为32个4点FFT和4个32点FFT运算。与基2 FFT相比,其复数乘法运算量减少53%。同时增加模式选择,复用FFT模块实现快速傅里叶逆变换(Inverse Fast Fourier Transform,IFFT)操作。(2)考虑大频偏场景,基于FFT频偏估计算法,采用平滑频谱的方式,并利用滑窗进行数据重整,将多次的频偏估计取均值作为最终频偏估计值,从估计范围、精度等方面分析不同参数对算法性能的影响,并设计完成了FPGA实现方案。仿真表明,频偏估计范围与采样倍数成正比,当采样倍数为16时,该算法的归一化频偏估计范围约为[-7.3,7.3],适用于较大多普勒频偏的场景。(3)在传统面向判决导向(Directed Decision,DD)算法的基础上,分别提出基于平均鉴相和平滑处理两种低复杂度并行频偏估计结构,并完成FPGA实现。仿真和综合结果表明,相比传统串行结构,两种并行频偏估计结构收敛后相位误差抖动变小。两种并行结构均比全并行结构复杂度低,其中,相比基于平滑处理的并行结构,基于平均鉴相的并行结构有较好的稳态相位误差,但是前者在硬件实现时复杂度更低,具有硬件资源占用少的优势。
陈振林[10](2019)在《无线COFDM发射机基带信号处理器的设计与实现》文中认为无线COFDM视频传输技术以其传输速率高、频谱利用率高、抗干扰能力强等特点,被广泛应用到森林火灾、地形测量、航空测绘、紧急救援等无线视频传输的领域。因此,COFDM技术在无线视频传输领域的应用仍然是研究热点。本课题设计和实现一种基于COFDM技术的无线视频传输系统基带信号处理器,可以广泛应用于无人机图传系统、无线视频监控系统等平台。本文选择的是Xilinx公司Spartan-6系列的XC6SLX45CSG324芯片,按照DVB-T技术标准,采用FPGA for DSP器件设计COFDM基带信号处理器的编码调制功能,实现COFDM传输系统发射机基带信号处理功能。主要的研究内容有:完成无线COFDM发射机基带信号处理器信道编码的设计,信道编码包括能量扩散、RS编码、卷积交织、卷积编码、比特交织和符号交织。在详细分析各模块原理基础上,给出FPGA实现方案。根据设计的FPGA方案,编写各模块Verilog代码,编译通过后进行时序仿真验证,验证通过后将代码下载到FPGA开发板中,使用Chipscope观察各模块FPGA内部信号,验证硬件实现的可行性。完成无线COFDM发射机基带信号处理器信道调制的设计,信道调制包括星座映射、帧形成、OFDM调制和保护间隔。在详细分析各模块原理的基础上,给出FPGA设计方案。根据设计的FPGA方案,编写各模块Verilog代码,编译通过后进行时序仿真验证,验证通过后将代码下载到FPGA开发板中,使用Chipscope观察各模块FPGA内部信号,验证硬件实现的可行性。最后,编写顶层设计代码将各模块级联成整体,进行整体时序仿真验证后,将代码下载到FPGA开发板进行板级验证。验证结果表明,COFDM发射机基带信号处理器方案可行、设计正确,功能有效,并且具有占用资源少的优点,可以对相关工程设计提供有益的技术参考。
二、COFDM传输系统IFFT/FFT算法研究与FPGA实现(论文开题报告)
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
三、COFDM传输系统IFFT/FFT算法研究与FPGA实现(论文提纲范文)
(1)基于软件无线电平台的数传发射机设计与实现(论文提纲范文)
摘要 |
abstract |
第1章 绪论 |
1.1 研究背景及意义 |
1.2 国内外研究现状 |
1.2.1 DVB-T技术的研究现状 |
1.2.2 软件无线电的研究现状 |
1.3 论文的主要工作以及章节安排 |
第2章 编码正交频分复用及DVB-T系统简介 |
2.1 OFDM技术简介 |
2.2 COFDM技术概述 |
2.3 DVB-T系统简介 |
2.3.1 DVB-T系统概述 |
2.3.2 DVB-T系统帧结构 |
2.4 本章小结 |
第3章 DVB-T数传发射机平台与实现原理 |
3.1 DVB-T数传发射机平台 |
3.1.1 FPGA平台简介 |
3.1.2 射频平台简介 |
3.2 DVB-T数传发射机基带部分原理 |
3.2.1 能量扩散(加扰)原理 |
3.2.2 外编码(RS编码)原理 |
3.2.3 外交织(卷积交织)原理 |
3.2.4 内编码(卷积编码)原理 |
3.2.5 内交织原理 |
3.2.6 星座映射原理 |
3.2.7 组帧原理 |
3.2.8 IFFT调制及保护间隔插入原理 |
3.3 DVB-T数传发射机射频部分原理 |
3.4 本章小结 |
第4章 DVB-T数传发射机设计与实现 |
4.1 能量扩散(加扰)设计与实现 |
4.1.1 能量扩散设计方案 |
4.1.2 能量扩散实现结果 |
4.2 RS编码设计与实现 |
4.2.1 RS编码设计方案 |
4.2.2 RS编码实现结果 |
4.3 卷积交织设计与实现 |
4.3.1 卷积交织设计方案 |
4.3.2 卷积交织实现结果 |
4.4 卷积编码设计与实现 |
4.4.1 卷积编码设计方案 |
4.4.2 卷积编码实现结果 |
4.5 内交织设计与实现 |
4.5.1 比特交织设计方案 |
4.5.2 比特交织实现结果 |
4.5.3 符号交织设计方案 |
4.5.4 符号交织实现结果 |
4.6 星座映射设计与实现 |
4.6.1 星座映射设计方案 |
4.6.2 星座映射实现结果 |
4.7 组帧设计与实现 |
4.7.1 组帧设计方案 |
4.7.2 组帧实现结果 |
4.8 IFFT调制和保护间隔插入设计与实现 |
4.8.1 IFFT调制和保护间隔插入设计方案 |
4.8.2 IFFT调制和保护间隔插入实现结果 |
4.9 射频部分设计与实现 |
4.9.1 射频部分设计方案 |
4.9.2 射频部分的实现 |
4.10 本章小结 |
第5章 DVB-T数传发射机测试与验证 |
5.1 DVB-T数传发射机基带部分测试与验证 |
5.2 DVB-T数传发射机射频部分测试与验证 |
5.3 DVB-T数传发射机系统测试与验证 |
5.4 本章小结 |
第6章 总结与展望 |
6.1 工作总结 |
6.2 工作展望 |
参考文献 |
致谢 |
作者简历及攻读学位期间发表的学术论文与研究成果 |
(2)OFDM系统时频同步算法的研究与实现(论文提纲范文)
学位论文数据集 |
摘要 |
Abstract |
第一章 绪论 |
1.1 课题研究背景及意义 |
1.2 国内外研究现状 |
1.2.1 定时同步技术研究现状 |
1.2.2 载波同步技术研究现状 |
1.2.3 小结 |
1.3 论文的主要研究内容 |
1.4 论文的主要创新点 |
第二章 OFDM通信系统及信道模型 |
2.1 引言 |
2.2 OFDM基本原理 |
2.3 OFDM系统模型 |
2.4 无线信道概述 |
2.4.1 无线信道衰落 |
2.4.2 多径效应 |
2.4.3 多普勒效应 |
2.4.4 典型信道模型 |
第三章 传统时频同步算法的研究 |
3.1 引言 |
3.2 同步误差的原因及影响 |
3.2.1 同步误差的原因 |
3.2.2 定时同步误差的影响 |
3.2.3 载波频率偏移的影响 |
3.3 定时同步算法的研究 |
3.3.1 基于训练序列的同步方法 |
3.3.2 基于加权前导的同步方法 |
3.3.3 综合类同步方法 |
3.4 频率同步算法的研究 |
3.4.1 基于循环前缀的ML算法 |
3.4.2 基于传统训练序列的频偏估计算法 |
3.4.3 基于CAZAC序列的频偏估计算法 |
3.5 本章小结 |
第四章 改进时频同步算法的研究 |
4.1 引言 |
4.2 改进的前导结构及时频同步算法 |
4.2.1 改进的前导结构 |
4.2.2 定时同步和频偏估计方案 |
4.2.3 同步方案评估及改进 |
4.2.4 仿真结果及分析 |
4.3 基于CAZAC序列的低复杂度同步算法 |
4.3.1 定时同步算法 |
4.3.2 频偏估计算法 |
4.3.3 算法复杂度对比分析 |
4.3.4 仿真结果及分析 |
4.4 本章小结 |
第五章 基于FPGA的时频同步算法实现 |
5.1 同步整体设计 |
5.1.1 前导结构 |
5.1.2 系统参数 |
5.1.3 数据格式 |
5.2 帧同步模块 |
5.2.1 设计原理 |
5.2.2 门限值测量 |
5.2.3 硬件实现方案 |
5.2.4 帧同步的仿真与验证 |
5.3 频率同步模块 |
5.3.1 设计原理 |
5.3.2 硬件实现方案 |
5.3.3 频率同步的仿真与验证 |
5.4 符号同步模块 |
5.4.1 设计原理 |
5.4.2 硬件实现方案 |
5.4.3 符号同步的仿真与验证 |
5.5 OFDM解调模块 |
5.5.1 设计原理 |
5.5.2 硬件实现方案 |
5.5.3 OFDM解调的仿真与验证 |
第六章 总结与展望 |
6.1 论文工作总结 |
6.2 未来展望 |
参考文献 |
致谢 |
研究成果及发表的学术论文 |
作者与导师简介 |
硕士研究生学位论文答辩委员会决议书 |
(3)基于FPGA的OFDM视频传输系统的设计与实现(论文提纲范文)
摘要 |
abstract |
注释表 |
第1章 绪论 |
1.1 研究背景及意义 |
1.2 研究现状及分析 |
1.2.1 FPGA在无线通信领域中的应用 |
1.2.2 OFDM系统研究 |
1.3 论文的主要内容及章节安排 |
1.3.1 主要研究内容 |
1.3.2 论文章节安排 |
第2章 基于OFDM的视频传输系统原理 |
2.1 基于OFDM的视频传输系统模型 |
2.2 OFDM基本原理 |
2.3 OFDM关键技术分析 |
2.3.1 定时同步技术 |
2.3.2 载波同步技术 |
2.3.3 信道估计与均衡 |
2.4 定时偏差对OFDM系统影响 |
2.4.1 理论分析 |
2.4.2 仿真验证 |
2.5 本章小结 |
第3章 定时同步硬件优化设计 |
3.1 经典符号定时同步算法分析 |
3.1.1 自相关算法分析介绍 |
3.1.2 互相关算法分析介绍 |
3.2 定时同步硬件优化的提出 |
3.2.1 存在的问题 |
3.2.2 定时同步算法硬件优化的理论描述 |
3.2.3 定时同步硬件优化算法的实现描述 |
3.3 优化性能分析 |
3.3.1 定时估计精度 |
3.3.2 硬件资源优化分析 |
3.4 本章小结 |
第4章 OFDM视频收发机设计 |
4.1 视频处理部分 |
4.2 OFDM调制部分 |
4.2.1 OFDM发射机总体参数设计 |
4.2.2 发射机时钟模块 |
4.2.3 QAM调制模块 |
4.2.4 载波映射模块 |
4.2.5 FFT/IFFT模块 |
4.2.6 循环前缀添加及基带信号生成模块 |
4.2.7 发射机信号生成 |
4.3 OFDM解调部分 |
4.3.1 接收机载波同步模块 |
4.3.2 信道估计与均衡模块 |
4.4 本章小结 |
第5章 FPGA上的OFDM视频通信系统平台搭建及测试 |
5.1 系统开发平台介绍 |
5.1.1 TB-FMCH-HDMI2 开发平台 |
5.1.2 KC705FPGA开发平台 |
5.1.3 AD-FMCOMMS3 射频收发器 |
5.2 开发平台配置 |
5.2.1 视频采集卡配置 |
5.2.2 AD9361配置 |
5.3 项目测试及分析 |
5.3.1 误码率分析 |
5.3.2 工程硬件综合报告分析 |
5.4 板级测试及分析 |
5.5 本章小结 |
第6章 总结与展望 |
6.1 论文总结 |
6.2 后续研究工作 |
参考文献 |
致谢 |
攻读硕士学位期间从事的科研工作及取得的成果 |
(4)兼容DAB和CDR的OFDM解调电路研究与设计(论文提纲范文)
摘要 |
abstract |
注释表 |
第1章 绪论 |
1.1 研究背景及意义 |
1.2 数字音频广播及信号接收机 |
1.2.1 国外研究现状 |
1.2.2 国内研究现状 |
1.3 FFT处理器研究现状 |
1.3.1 FFT算法研究现状 |
1.3.2 FFT处理器硬件实现现状 |
1.4 主要研究内容 |
1.5 论文组织结构 |
第2章 OFDM技术原理与数字接收机解调系统 |
2.1 OFDM技术原理 |
2.1.1 OFDM系统结构模型 |
2.1.2 OFDM技术原理 |
2.2 OFDM系统的FFT实现 |
2.3 DAB和 CDR传输模式与OFDM解调要求 |
2.4 本章小结 |
第3章 FFT算法原理及硬件实现方案 |
3.1 离散傅里叶变换原理 |
3.2 快速傅里叶变换算法分类与选择 |
3.2.1 基-2频域抽取FFT算法 |
3.2.2 基-4频域抽取FFT算法 |
3.2.3 混合基算法 |
3.3 FFT处理器硬件架构 |
3.3.1 顺序处理结构 |
3.3.2 并行处理结构 |
3.3.3 阵列结构 |
3.3.4 流水线级联结构 |
3.3.5 FFT处理器架构的选择 |
3.4 流水线结构的具体分类与选择 |
3.5 FFT总体方案设计 |
3.6 本章小结 |
第4章 基于R22SDF架构的可配置FFT硬件电路设计 |
4.1 硬件电路实现总体框架 |
4.2 地址生成与控制单元 |
4.3 蝶形运算单元 |
4.3.1 Radix-2 PE-2048 |
4.3.2 Radix-2/4 PE-1024&512 |
4.3.3 Radix-2/4 PE-256&128 |
4.4 延时缓存单元 |
4.5 旋转因子 |
4.5.1 Twiddle factor 1 |
4.5.2 Twiddle factor 2 |
4.5.3 Twiddle factor 3 |
4.5.4 Twiddle factor 4 |
4.5.5 Twiddle factor 5 |
4.6 溢出控制机制 |
4.7 倒序处理 |
4.8 不同FFT点数处理机制 |
4.9 本章总结 |
第5章 OFDM解调电路FFT处理器仿真及验证 |
5.1 验证方案 |
5.2 功能仿真 |
5.3 信号仿真验证 |
5.3.1 正弦波信号仿真 |
5.3.2 锯齿波信号仿真 |
5.4 FFT处理器占用资源分析 |
5.5 本章小节 |
第6章 总结与展望 |
6.1 主要工作与创新点 |
6.2 后续研究工作 |
参考文献 |
致谢 |
攻读硕士学位期间从事的科研工作及取得的成果 |
(5)短波多通道分集合并系统中FPGA模块的设计与实现(论文提纲范文)
摘要 |
ABSTRACT |
符号对照表 |
缩略语对照表 |
第一章 绪论 |
1.1 短波通信概述 |
1.2 国内外研究现状 |
1.2.1 同步捕获 |
1.2.2 分集合并技术 |
1.2.3 均衡技术 |
1.3 主要内容和章节安排 |
第二章 同步捕获技术和自动增益控制技术 |
2.1 短波通信的传播特性 |
2.1.1 噪声干扰 |
2.1.2 多径效应 |
2.1.3 衰落 |
2.1.4 多普勒频移和多普勒扩展 |
2.2 单载波串行数据传输系统 |
2.2.1 单载波串行数据传输系统结构 |
2.2.2 短波多通道同步捕获的设计方案 |
2.3 快速傅里叶变换算法 |
2.3.1 离散傅里叶变换 |
2.3.2 基2时间抽取FFT算法 |
2.3.3 维诺格拉德傅里叶变换算法 |
2.4 同步捕获算法 |
2.4.1 同步前导序列 |
2.4.2 希尔伯特变换 |
2.4.3 加窗 |
2.4.4 分段匹配滤波 |
2.4.5 FFT的相关峰 |
2.4.6 频偏估计 |
2.5 自动增益控制 |
2.5.1 自动增益控制原理 |
2.5.2 基于码元幅度自然对数的数字AGC |
2.5.3 坐标旋转数字计算方法 |
2.6 小结 |
第三章 分集合并技术与频域Turbo均衡技术 |
3.1 分集合并技术 |
3.1.1 分集技术 |
3.1.2 合并技术 |
3.2 频域Turbo均衡 |
3.2.1 频域Turbo均衡的基本原理 |
3.2.2 基于MMSE的频域Turbo均衡 |
3.2.3 基于SIC的频域Turbo均衡 |
3.3 均衡前合并与均衡后合并比较 |
3.3.1 均衡后合并方法 |
3.3.2 均衡前合并方法 |
3.3.3 仿真结果比较 |
3.4 小结 |
第四章 短波多通道分集合并系统中FPGA模块的实现 |
4.1 基本实现环境 |
4.2 系统模型 |
4.3 同步捕获模块 |
4.3.1 希尔伯特变换模块 |
4.3.2 数据缓存模块 |
4.3.3 分组相关模块 |
4.3.4 DIT-FFT模块 |
4.3.5 峰值判决模块 |
4.4 均衡前合并的频域Turbo均衡模块 |
4.4.1 MMSE频域均衡模块 |
4.4.2 SIC频域均衡模块 |
4.4.3 LDPC译码器模块 |
4.5 数字AGC模块 |
4.6 小结 |
第五章 总结与展望 |
参考文献 |
致谢 |
作者简介 |
(6)OFDM系统中高性能FFT ASIC设计(论文提纲范文)
摘要 |
Abstract |
第1章 引言 |
1.1 论文研究背景及意义 |
1.2 国内外研究现状 |
1.2.1 OFDM通信系统研究现状 |
1.2.2 FFT算法发展和研究现状 |
1.2.3 FFT处理器研究现状 |
1.3 主要研究内容 |
1.4 论文结构及相关内容 |
第2章 OFDM与 FFT分析 |
2.1 OFDM通信系统基础理论 |
2.1.1 OFDM通信概述 |
2.1.2 OFDM系统基带模型原理 |
2.2 OFDM通信系统架构及其仿真 |
2.2.1 OFDM基带系统架构 |
2.2.2 OFDM发射仿真 |
2.2.3 OFDM接收仿真 |
2.3 FFT算法与仿真 |
2.3.1 FFT的 DIF和 DIT算法 |
2.3.2 FFT算法的选择 |
2.3.3 FFT定点仿真 |
2.4 FFT硬件架构 |
2.4.1 递归架构 |
2.4.2 流水线架构 |
2.4.3 并行架构 |
2.4.4 阵列架构 |
2.4.5 架构的选择 |
2.5 本章小结 |
第3章 4096点FFT ASIC的方案设计 |
3.1 ASIC设计流程 |
3.2 总体设计方案 |
3.2.1 系统构架 |
3.2.2 总体接口 |
3.2.3 总体框图 |
3.2.4 总体时序 |
3.3 子模块设计方案 |
3.3.1 计数控制单元设计 |
3.3.2 状态控制单元设计 |
3.3.3 地址产生单元设计 |
3.3.4 蝶形计算单元设计 |
3.3.5 旋转因子寻址单元设计 |
3.3.6 改进的可变位宽单元设计 |
3.4 本章小结 |
第4章 FFT电路实现与验证 |
4.1 FFT电路的FPGA实现 |
4.1.1 计数控制模块 |
4.1.2 状态控制模块 |
4.1.3 地址产生模块 |
4.1.4 蝶形计算模块 |
4.1.5 旋转因子寻址模块 |
4.1.6 改进的可变位宽模块 |
4.2 RTL功能验证 |
4.2.1 仿真架构 |
4.2.2 处理延时 |
4.3 RTL测试与浮点输出对比 |
4.3.1 正弦波信号测试 |
4.3.2 OFDM宽带信号测试 |
4.3.3 误差和对比结果分析 |
4.4 逻辑综合与静态时序分析 |
4.4.1 逻辑综合综述 |
4.4.2 静态时序分析综述 |
4.4.3 综合与静态时序分析结果 |
4.5 本章小结 |
结论 |
致谢 |
参考文献 |
攻读学位期间取得学术成果 |
(7)光正交频分复用系统中降低IFFT/FFT复杂度的研究(论文提纲范文)
摘要 |
ABSTRACT |
1.绪论 |
1.1 研究背景和意义 |
1.2 OFDM技术 |
1.2.1 OFDM技术的发展历史 |
1.2.2 OFDM技术的优缺点 |
1.3 O-OFDM技术 |
1.3.1 O-OFDM技术的发展历史 |
1.3.2 O-OFDM技术的优缺点 |
1.4 国内外研究现状 |
1.5 论文的章节安排 |
2.光正交频分复用系统及技术 |
2.1 光纤 |
2.1.1 光纤概述 |
2.1.2 光纤的传输特性 |
2.1.3 光纤通信的优缺点 |
2.2 OFDM技术介绍 |
2.2.1 OFDM的基本原理 |
2.2.2 OFDM系统模型 |
2.3 O-OFDM的基本思想 |
2.4 本章小结 |
3.O-OFDM系统的设计与分析 |
3.1 FPGA技术简介 |
3.1.1 FPGA概述 |
3.1.2 硬件描述语言Verilog |
3.2 O-OFDM系统设计与实现 |
3.2.1 单带O-OFDM系统 |
3.2.2 双带O-OFDM系统 |
3.3 单带和双带O-OFDM系统的对比 |
3.4 本章小节 |
4.IFFT/FFT共轭变换算法分析 |
4.1 离散傅里叶变换 |
4.1.1 离散傅里叶变换简介 |
4.1.2 快速傅里叶变换 |
4.2 IFFT/FFT共轭变换 |
4.2.1 共轭变换的实现原理 |
4.2.2 共轭变换的算法设计 |
4.3 IFFT/FFT共轭变换硬件实现 |
4.3.1 共轭变换的硬件原理图 |
4.3.2 共轭变换的结果分析 |
4.4 本章小结 |
5.基于共轭变换的双带O-OFDM系统 |
5.1 原理分析 |
5.2 系统仿真 |
5.3 系统实现 |
5.4 实验结果与分析 |
5.4.1 基于共轭变换的双带O-OFDM系统结果 |
5.4.2 实验结果对比分析 |
5.5 本章小结 |
6.结束语 |
6.1 工作总结 |
6.2 研究和展望 |
致谢 |
参考文献 |
附录 |
(8)基于OFDM无线传输的发射机基带设计(论文提纲范文)
摘要 |
ABSTRACT |
第一章 绪论 |
1.1 应用背景 |
1.2 技术背景 |
1.2.1 OFDM技术 |
1.2.2 编码技术 |
1.2.3 COFDM技术 |
1.3 课题来源及和研究任务 |
1.3.1 课题来源 |
1.3.2 课题研究意义 |
1.3.3 论文研究任务 |
1.4 论文主要内容 |
第二章 OFDM基本概念及原理 |
2.1 无线信道 |
2.1.1 路径损耗 |
2.1.2 大尺度衰落 |
2.1.3 小尺度衰落 |
2.2 OFDM基本原理 |
2.2.1 OFDM系统数学模型 |
2.2.2 DFT应用于OFDM系统 |
2.2.3 保护间隔与循环前缀 |
2.2.4 OFDM系统结构 |
第三章 基带发射系统设计与实现 |
3.1 系统指标及参数设定 |
3.1.1 不同网络的OFDM参数 |
3.1.2 符号参数及帧结构 |
3.2 发射系统总体框架 |
3.2.1 功能模块划分 |
3.2.2 各模块吞吐率 |
3.3 能量扩散 |
3.3.1 扰码器原理 |
3.3.2 扰码器实现 |
3.4 前向纠错编码 |
3.4.1 卷积编码模块 |
3.4.2 卷积编码实现 |
3.5 频率交织 |
3.5.1 块交织结构 |
3.5.2 改进块交织方法 |
3.5.3 结果验证 |
3.6 符号映射 |
3.6.1 QPSK映射方案 |
3.6.2 QPSK映射实现 |
3.7 导频插入 |
3.7.1 频域分配 |
3.7.2 子载波映射 |
3.7.3 导频插入模块实现 |
3.8 OFDM调制 |
3.8.1 IFFT运算 |
3.8.2 添加循环前缀 |
3.8.3 OFDM调制实现 |
3.9 符号加窗 |
3.9.1 升余弦窗函数 |
3.9.2 符号加窗实现 |
3.10 峰均比抑制 |
3.10.1 峰均比分析 |
3.10.2 峰均比抑制方法 |
3.10.3 削峰限幅实现 |
3.11 符号组帧 |
3.11.1 组帧方案 |
3.11.2 组帧模块实现 |
3.12 数字上变频 |
3.12.1 内插滤波 |
3.12.2 DUC实现 |
第四章 基带发射系统测试与验证 |
4.1 系统功能测试 |
4.1.1 上板验证 |
4.1.2 系统整机测试 |
4.2 系统性能测试 |
4.2.1 频谱分析 |
4.2.2 误码率测试 |
第五章 总结与展望 |
5.1 总结 |
5.2 展望 |
参考文献 |
硕士在读期间研究成果 |
致谢 |
(9)面向信道参数提取的单载波系统并行解调关键技术(论文提纲范文)
摘要 |
ABSTRACT |
符号对照表 |
缩略语对照表 |
第一章 绪论 |
1.1 研究背景及意义 |
1.2 国内外研究现状 |
1.2.1 宽带信道测量系统研究现状 |
1.2.2 接收机高速并行处理技术研究现状 |
1.3 工作内容及创新成果 |
1.4 论文组织架构 |
第二章 信道参数测量原理及系统设计方案 |
2.1 无线传输信道概述 |
2.1.1 无线传输信道简介 |
2.1.2 无线信道特征参数 |
2.2 无线信道测量原理与方法 |
2.2.1 频域测量方法 |
2.2.2 时域测量方法 |
2.3 单载波信道测量系统方案设计 |
2.3.1 系统基本架构 |
2.3.2 系统具体方案 |
2.4 本章小结 |
第三章 并行数字滤波器的设计与FPGA实现 |
3.1 并行滤波技术 |
3.2 设计的频域并行滤波器 |
3.3 频域并行滤波实现优化 |
3.4 FFT/IFFT技术 |
3.4.1 FFT基本原理 |
3.4.2 提出的FFT高速并行架构 |
3.5 逻辑实现与仿真验证 |
3.6 本章小结 |
第四章 频偏估计技术研究与FPGA实现 |
4.1 频偏估计理论基础 |
4.1.1 频偏的产生及影响 |
4.1.2 DD算法 |
4.1.3 PFD算法 |
4.2 基于FFT的频偏估计算法研究与FPGA实现 |
4.2.1 算法描述 |
4.2.2 算法仿真与性能分析 |
4.2.3 逻辑实现及仿真验证 |
4.3 高速并行频偏估计的设计与FPGA实现 |
4.3.1 提出的并行频偏估计结构 |
4.3.2 算法仿真与性能分析 |
4.3.3 逻辑实现及仿真验证 |
4.4 本章小结 |
第五章 总结与展望 |
5.1 全文工作总结 |
5.2 进一步研究展望 |
参考文献 |
致谢 |
作者简介 |
(10)无线COFDM发射机基带信号处理器的设计与实现(论文提纲范文)
摘要 |
Abstract |
第一章 绪论 |
§1.1 研究背景 |
§1.1.1 应用背景 |
§1.1.2 技术背景 |
§1.2 国内外研究与发展现状 |
§1.3 主要研究目标与内容 |
§1.4 论文安排 |
第二章 COFDM发射机基带处理器技术方案的设计 |
§2.1 COFDM发射机的基带处理器结构设计 |
§2.1.1 COFDM发射机总体架构 |
§2.1.2 COFDM发射机基带信号处理器总体架构 |
§2.2 COFDM发射机基带处理器技术参数的设计 |
§2.3 信道编码技术方案设计 |
§2.3.1 信道编码总体方案设计 |
§2.3.2 能量扩散模块 |
§2.3.3 信道外编码模块 |
§2.3.4 信道外交织模块 |
§2.3.5 信道内编码模块 |
§2.3.6 信道内交织模块 |
§2.3.7 信道编码方案的MATLAB建模仿真 |
§2.4 信道调制技术方案设计 |
§2.4.1 信道调制总体方案设计 |
§2.4.2 星座映射模块 |
§2.4.3 帧形成模块 |
§2.4.4 OFDM调制模块 |
§2.4.5 保护间隔模块 |
§2.4.6 信道调制方案的MATLAB建模仿真 |
第三章 COFDM发端系统信道编码的仿真与FPGA实现 |
§3.1 能量扩散模块的仿真与FPGA实现 |
§3.1.1 能量扩散模块的实现方案 |
§3.1.2 能量扩散模块的时序仿真与FPGA实现 |
§3.2 RS编码模块的仿真与FPGA实现 |
§3.2.1 RS编码模块的实现方案 |
§3.2.2 RS编码模块的时序仿真与FPGA实现 |
§3.3 卷积交织模块的仿真与FPGA实现 |
§3.3.1 卷积交织模块的实现方案 |
§3.3.2 卷积交织模块的时序仿真与FPGA实现 |
§3.4 卷积编码模块的仿真与FPGA实现 |
§3.4.1 卷积编码模块的实现方案 |
§3.4.2 1/2卷积编码的时序仿真与FPGA实现 |
§3.4.3 删余卷积编码的时序仿真与FPGA实现 |
§3.5 内交织模块的仿真与FPGA实现 |
§3.5.1 比特交织模块的时序仿真与FPGA实现 |
§3.5.2 符号交织模块的时序仿真与FPGA实现 |
第四章 COFDM发端系统信道调制的仿真与FPGA实现 |
§4.1 星座映射模块的仿真与FPGA实现 |
§4.1.1 星座映射模块的实现方案 |
§4.1.2 星座映射模块的时序仿真与FPGA实现 |
§4.2 帧形成模块的仿真与FPGA实现 |
§4.2.1 帧形成模块的实现方案 |
§4.2.2 帧形成模块的时序仿真与FPGA实现 |
§4.3 OFDM调制模块的仿真与FPGA实现 |
§4.3.1 OFDM调制模块的实现方案 |
§4.3.2 OFDM调制模块的时序仿真与FPGA实现 |
§4.4 保护间隔模块的仿真与FPGA实现 |
§4.4.1 保护间隔模块的实现方案 |
§4.4.2 保护间隔模块的时序仿真与FPGA实现 |
第五章 整体设计仿真与FPGA硬件验证 |
§5.1 基于FPGA开发板的测试平台 |
§5.1.1 FPGA器件的选择 |
§5.1.2 FPGA开发平台介绍 |
§5.2 基带处理器的级联设计与整体仿真验证 |
§5.2.1 基带处理器整体时钟分配方案 |
§5.2.2 基带处理器的级联方案设计 |
§5.2.3 基带处理器整体仿真与验证 |
§5.3 基带处理器整体硬件实现与实验验证 |
§5.3.1 基带处理器硬件验证方案 |
§5.3.2 基带处理器硬件实现的分析与验证 |
§5.3.3 COFDM基带信号频谱分析 |
§5.3.4 FPGA硬件资源消耗分析 |
第六章 总结与展望 |
§6.1 论文工作总结 |
§6.2 工作展望 |
参考文献 |
致谢 |
作者在攻读硕士期间主要研究成果 |
四、COFDM传输系统IFFT/FFT算法研究与FPGA实现(论文参考文献)
- [1]基于软件无线电平台的数传发射机设计与实现[D]. 马淑香. 中国科学院大学(中国科学院国家空间科学中心), 2021(01)
- [2]OFDM系统时频同步算法的研究与实现[D]. 陈颖. 北京化工大学, 2020(02)
- [3]基于FPGA的OFDM视频传输系统的设计与实现[D]. 李渊. 重庆邮电大学, 2020(02)
- [4]兼容DAB和CDR的OFDM解调电路研究与设计[D]. 唐瑶. 重庆邮电大学, 2020(02)
- [5]短波多通道分集合并系统中FPGA模块的设计与实现[D]. 杨华卿. 西安电子科技大学, 2020(05)
- [6]OFDM系统中高性能FFT ASIC设计[D]. 杨国波. 成都理工大学, 2020(04)
- [7]光正交频分复用系统中降低IFFT/FFT复杂度的研究[D]. 殷越. 杭州电子科技大学, 2020(01)
- [8]基于OFDM无线传输的发射机基带设计[D]. 吕冠达. 成都信息工程大学, 2019(05)
- [9]面向信道参数提取的单载波系统并行解调关键技术[D]. 马仕清. 西安电子科技大学, 2019(02)
- [10]无线COFDM发射机基带信号处理器的设计与实现[D]. 陈振林. 桂林电子科技大学, 2019(01)